یاری فایل

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

یاری فایل

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

قفل الکتریکی

اختصاصی از یاری فایل قفل الکتریکی دانلود با لینک مستقیم و پر سرعت .

قفل الکتریکی


قفل الکتریکی

فرمت فایل:word

تعدادصفحات:24 صفحه

چکیده :

 

در این پروژه پیرامون طراحی نرم افزار ساخت یک قفل الکترونیکی با استفاده از میکرو کنترلر AVR(ATMEGA8)  مطالبی چند به میان آمده است این قفل توانایی این را دارد که توسط سه نفر و با سه رمز رقمی متفاوت مورد استفاده قرار گیرد .

 

میکرو AVR  رمز را از یک صفحه کلید ماتریسی دریافت می کند و پس از نمایش برروی صفحه نمایشگر LCD  پس از مقایسه با رمز موجود در حافظه در صورت صحیح بودن رله ای را برای یک ثانیه فعال می کند و قفل باز می گردد هر یک از این کاربرها به راحتی

 

می توانند رمز مورد نظر خود را تغییر دهند و رمز دیگری را جایگزین آن کنند .

 

یک رمز 5 رقمی نیز به عنوان رمز SUPERVISER  تعریف شده است که در صورتی که یکی از کاربرها رمز خود را فراموش کرد می تواند با وارد کردن آن سه رمز دیگر را صفر کند و کاربرها می توانند با مراجعه  دوباره رمز مورد نظر خود را وارد کنند و پیغام های میکرو نیز در هر مرحله با توجه به کلید فشار داده شده بر روی صفحه نمایشگر LCD  نمایش داده

 

می شود .

 

در این پروژه در معرفی به نحوه کار با میکرو کنترلر AVR پرداخته شده است و سپس طراحی مدار و نرم افزار قفل آمده است که در آن نحوه عملکرد مدار ، نقشه شماتیک  مدار معرفی زیر برنامه ها و در نهایت مجموعه متن نرم افزار بیان گردیده است .

 

 

 

مقدمه :

 

مختصری راجع به AVR

 

زبانهای سطح بالا یا همان HLL (HIGH Level Language) به سرعت در حال تبدیل شدن به زبان برنامه نویسی استاندارد برای میکرو کنترلرها (MCU) حتی برای میکروهای 8 بیتی کوچک هستند زبان برنامه نویسی C و BASIC  بیشترین استفاده را در برنامه نویسی میکروها دارند ولی در اکثر کاربردها کدهای بیشتری را نسبت به زبان برنامه نویسی اسمبلی تولید می کنند .   

 

ATMEL  ایجاد تحولی در معماری جهت کاهشی کد به مقدار مینیمم را درک کرد که نتیجه این تحول میکروکنترلرهای AVR هستند که علاوه بر کاهش و بهینه سازی مقدار کدها به طور واقع عملیات را تنها در یک کلاک سیکل توسط معماری RISC انجام می دهند و از 32 رجیستر همه منظوره استفاده می کنند که باعث شده 4 تا 12 بار سریعتر از میکروهای مورد استفاده کنونی باشند .

تکنولوژی حافظه کم مصرف غیر مدار شرکت ATMEL  برای برنامه ریزی AVR ها مورد استفاده قرار گرفته است در نتیجه حافظه های FLASH و EEPROM  در داخل مدار قابل برنامه ریزی (ISP) هستتد میکرو کنترلرهای اولیه AVR  دارای 1 و 2 و3 کیلوبایت حافظه FLASH  و به صورت کلمه 16 بیتی سازماندهی شده بودند


دانلود با لینک مستقیم


قفل الکتریکی

قفل امضایی

اختصاصی از یاری فایل قفل امضایی دانلود با لینک مستقیم و پر سرعت .

 قفل امضایی


 قفل امضایی

الکترویک قفل یک نم افزار قفل با قابلیت های متفاوت از جمله :قفل با امضا قفل به صورت لغزاندن و قفل به صورت ضربه ای همه این قفل ها در یک نرم افزار با اهنگ خوش آمدگویی می باشد. این برنامه در محیط بیسیک فور نوشته شده است.

This app Features:

- Signature Lock
- Swiping Lock
- Sliding Lock
- Settings


دانلود با لینک مستقیم


قفل امضایی

پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید

اختصاصی از یاری فایل پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید دانلود با لینک مستقیم و پر سرعت .

پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید


پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید

 

 

 

 

 

 

یک حلقه قفل فاز یا حلقه قفل شده در فاز (Phase Locked Loop)(PLL) یک سیستم کنترلی الکترونیکی است، که یک سیگنال قفل شده فاز متناسب با ورودی یا مرجع (reference)، می‌سازد. PLL در یک بازخورد منفی مشترک توسط مقایسه خروجی «اسیلاتور کنترل شونده با ولتاژ (VCO)» و ورودی فرکانس مرجع، با آشکارساز فاز، انجام می‌پذیرد. آشکارساز فاز برای هدایت فازاسیلاتور، به سیگنال مرجع ورودی، استفاده می‌شود. این نوع از مدارات بطور گسترده در رادیو، ارتباطات مخابراتی، کامپیوترها و دیگر کاربردهای الکترونیکی استفاده می‌شود، که به این ترتیب است:

  • ساخت یک یا چند فرکانس، که از لحاظ پایداری و ثبات به فرکانس مرجع برسد.
  • آشکارسازی یک فرکانس خاص
  • باز گرداندن یک کلاک یا کَریِر به حالت اول خود

تحقیقات اولیه در زمینه آنچه که به عنوان حلقه با فاز قفل شونده می‌شناسیم به سال ۱۹۳۲ بر می‌گردد، یعنی زمانی که محققان بریتانیایی برای گیرنده سوپر هترودین ادوین هاوارد آرمسترانگ، روش دیگری، یعنی هوموداین را توسعه دادند در سیستم هوموداین یا سینکروداین یک اسیلاتور محلی به فرکانس مطلوب توان ورودی تنظیم شده و با سیگنال ورودی چند برابر می‌گردد. سیگنال خروجی حاصله شامل اطلاعات اصلی مدولاسیون صوتی می‌باشد. قصد ما این بود تا یک مدار گیرنده متناوبی را توسعه دهیم که به مدارهای میزان شده کمتری نسبت به گیرنده سوپر هترودین نیاز دارد. چوناسیلاتور محلی سریعاً از فرکانس خود خارج می‌شود برای اسیلاتور یک سیگنال (پیام) تصحیح خودکار تا آن را به مانند سیگنال مطلوب، در فاز و فرکانس یکسان، نگه دارد. این تکنیک در سال ۱۹۳۲۲ در مقاله‌ای توسط H.de Bellescise در مجله فرانسوی Onde Electriquu توصیف شد.

 

یک حلقه قفل فاز یا حلقه قفل شده در فاز (Phase Locked Loop)(PLL) یک سیستم کنترلی الکترونیکی است، که یک سیگنال قفل شده فاز متناسب با ورودی یا مرجع (reference)، می‌سازد. PLL در یک بازخورد منفی مشترک توسط مقایسه خروجی «اسیلاتور کنترل شونده با ولتاژ (VCO)» و ورودی فرکانس مرجع، با آشکارساز فاز، انجام می‌پذیرد. آشکارساز فاز برای هدایت فازاسیلاتور، به سیگنال مرجع ورودی، استفاده می‌شود. این نوع از مدارات بطور گسترده در رادیو، ارتباطات مخابراتی، کامپیوترها و دیگر کاربردهای الکترونیکی استفاده می‌شود، که به این ترتیب است:

  • ساخت یک یا چند فرکانس، که از لحاظ پایداری و ثبات به فرکانس مرجع برسد.
  • آشکارسازی یک فرکانس خاص
  • باز گرداندن یک کلاک یا کَریِر به حالت اول خود

تحقیقات اولیه در زمینه آنچه که به عنوان حلقه با فاز قفل شونده می‌شناسیم به سال ۱۹۳۲ بر می‌گردد، یعنی زمانی که محققان بریتانیایی برای گیرنده سوپر هترودین ادوین هاوارد آرمسترانگ، روش دیگری، یعنی هوموداین را توسعه دادند در سیستم هوموداین یا سینکروداین یک اسیلاتور محلی به فرکانس مطلوب توان ورودی تنظیم شده و با سیگنال ورودی چند برابر می‌گردد. سیگنال خروجی حاصله شامل اطلاعات اصلی مدولاسیون صوتی می‌باشد. قصد ما این بود تا یک مدار گیرنده متناوبی را توسعه دهیم که به مدارهای میزان شده کمتری نسبت به گیرنده سوپر هترودین نیاز دارد. چوناسیلاتور محلی سریعاً از فرکانس خود خارج می‌شود برای اسیلاتور یک سیگنال (پیام) تصحیح خودکار تا آن را به مانند سیگنال مطلوب، در فاز و فرکانس یکسان، نگه دارد. این تکنیک در سال ۱۹۳۲۲ در مقاله‌ای توسط H.de Bellescise در مجله فرانسوی Onde Electriquu توصیف شد.

 

ساختار و عملکرد

مکانیزم‌های حلقه با فاز قفل شونده می‌تواند به عنوا ن مدارهای آنالوگ یا دیجیتالی اجرا شود. هر دو از این اجراها، ساختار پایه‌ای یکسانی را بکار می‌برند.

بلوک دیاگرام

هر دو مدار PLL آنالوگ و دیجیتال سه قسمت اصلی دارند:

  • یک آشکارساز فاز
  • یک اسیلاتور الکترونیکی متغیر
  • یک مسیر بازخورد (اغلب شامل یک تقسیم‌کننده فرکانس است)

فهرست مطالب:

آشکارساز فاز

مثالی از یک PD

پیاده سازی آشکارساز فاز

مثالی از یک XOR/PD

مثالی از یک سوییچ PMOS به عنوان PD

PLL های نوع یک و همترازی فاز VCO

PLL ساده و فیلتر حلقه

قفل حلقه

مثال از جایگزینی آشکارساز فاز با آشکارساز فرکانس

تحلیل PLL ساده

مثالی از خطای فاز

پاسخ PLL به پله فرکانسی در ورودی

دینامیک های حلقه

ضریب میرایی و فرکانس طبیعی

ضرب فرکانسی

و...

PLL های نوع دوم- آشکارسازهای فاز و فرکانس (PFD)

دیاگرام حالت

پیاده سازی منطقی PFD

استفاده از PFD در PLL

پمپ های بار

عملکرد مدار سری PFD/CP

PLL های پمپ بار

محاسبه تابع انتقال

پایداری PLL پمپ بار

پاسخ گذرا

ثابت زمانی

CPPLL چندبرابر کننده فرکانس

و...

نویز فاز در PLL ها- نویز فاز VCO

نویز سفید و نویز فلیکر

نویز فاز مرجع

پهنای باند حلقه

روش طراحی PLL

حاشیه فاز PLL های نوع دوم

و...


دانلود با لینک مستقیم


پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید

پروژه معرفی سیستم ترمز ضد قفل ABS

اختصاصی از یاری فایل پروژه معرفی سیستم ترمز ضد قفل ABS دانلود با لینک مستقیم و پر سرعت .

پروژه معرفی سیستم ترمز ضد قفل ABS


پروژه معرفی سیستم ترمز ضد قفل ABS

در این فایل ورد 45 صفحه ای اصول کارکرد سیستم های ABS مطرح شده و دارای موارد زیر می باشد.

بررسی تاریخچه استفاده از ABS

بررسی اصول کارکرد ABS

بررسی سیستم ترمز و عیب یابی آن

بررسی عملکرد ترمز معمولی و ترمز مجهز به سیستم ABS در جاده های مختلف

بررسی مزایای استفاده از ABS در خودرو

مقایسه ترمز های دیسکی و کاسه ای

ارائه جدول عیب یابی سیستم های ترمز ABS 

 


دانلود با لینک مستقیم


پروژه معرفی سیستم ترمز ضد قفل ABS