لینک دانلود و خرید پایین توضیحات
فرمت فایل word و قابل ویرایش و پرینت
تعداد صفحات: 5
مدار S/H، CMOS تمام تفاصلی ولتاژ پایین با توان مصرفی کم، سرعت خیلی بالا با خطای نگهدارنده کم (law hold pedestal)
در این مدار از روش dauble sample ( سمپل دوبل یا دوگانه) استفاده شده ( یعنی طی یک مرحله دوبار نمونه گیری انجام می گردد) که این طرح باعث افزایش سرعت سرعت و دقت نمونه گیری شده است.
به عنوان نمونه طراحان S/H خیلی سرعت بالای CMOS طرح حلقه باز را ارائه داده دادند. در این روش آنها قادرند بیشترین سرعت در کمترین هزینه و توان مصرفی قابل ملاحظه ای به دست آورند.
در ضمن برای اصلاح حالت خطی سرتاسری باید تاثیر خطای نگهدارنده مد مشترک و نویز را کاهش داد ( حتی با وجود اعوجاج) زیرا همانطور که می دانیم باید تزریق بار و نویز کم شود تا THD خوب شود.
ساختار تقویت کننده تفاصلی باعث کاهش پایه نگهداری مد مشترک و نویز می باشد یعنی این اجازه را به ما می دهد که از خازن های نگهدارنده کوچک برای عمل نگهداری در مدل تک سر استفاده می کنیم.
در این مقاله مدار S/H ای پیشینهاد گردیده، که از تکنولوژی CMOS 0/35
دانلود مقاله کامل درباره مدار S